数据资源: 中文期刊论文

基于FPGA的键盘输入累计存储IP核的设计与验证



编号 zgly0000783402

文献类型 期刊论文

文献题名 基于FPGA的键盘输入累计存储IP核的设计与验证

作者 张跃  储江伟  韩冰源 

作者单位 东北林业大学交通学院 

母体文献 机电产品开发与创新 

年卷期 2012,25(3)

页码 85-87

年份 2012 

分类号 F294 U115 

关键词 FPGA  QuartusⅡ  VHDL  时序仿真验证 

文摘内容 基于FPGA设计了一款通用键盘IP核,该核主要实现对键盘输入信号的计算与存储功能,并在quartusⅡ环境下使用VHDL语言,采用自顶向下设计方式,编辑生成RTL原理图,并做了相关的时序仿真验证。经验证此IP核具有较强的鲁棒性和较高的反应速度,可作为基础输入模块,为其他模块提供有力控制输入与数据支持。

相关图谱

扫描二维码